izpis_h1_title_alt

Večkanalni signalni generator na merilni napravi STEMlab
ID MAVSAR, MATIJA (Avtor), ID Trost, Andrej (Mentor) Več o mentorju... Povezava se odpre v novem oknu

.pdfPDF - Predstavitvena datoteka, prenos (1,88 MB)
MD5: 0F1E16A683416089711ABA62F702E161

Izvleček
Za razvoj in raziskovanje je na področju elektrotehnike potrebna natančna in zmogljiva merilna oprema. Naprava STEMlab podjetja Red Pitaya združuje osciloskop in signalni generator z možnostjo programiranja FPGA vezja ter procesorja, s čimer je mogoče napravo prilagoditi zahtevam uporabnika. Signalni generator je v osnovi omejen na dva kanala, zato smo ga želeli nadgraditi in število kanalov povečati. V magistrski nalogi je opisan postopek priprave naprave in spreminjanja kode na različnih nivojih. Uspešno smo implementirali poljubno število kanalov, omogočili aritmetične operacije med njimi in tudi dodali možnost izbire vhodnih signalov kot operandov. Spremembe smo implementirali na nivojih strojno opisnega jezika, API vmesnika in SCPI strežnika (jezika C ter Python).

Jezik:Slovenski jezik
Ključne besede:STEMlab, signalni generator, FPGA, SystemVerilog
Vrsta gradiva:Magistrsko delo/naloga
Organizacija:FE - Fakulteta za elektrotehniko
Leto izida:2018
PID:20.500.12556/RUL-100568 Povezava se odpre v novem oknu
Datum objave v RUL:29.03.2018
Število ogledov:1313
Število prenosov:545
Metapodatki:XML RDF-CHPDL DC-XML DC-RDF
:
Kopiraj citat
Objavi na:Bookmark and Share

Sekundarni jezik

Jezik:Angleški jezik
Naslov:Multichannel signal generator on STEMlab measurement device
Izvleček:
Precise and efficient measuring equipment is required for development and research in the field of electrical engineering. The Red Pitaya STEMlab device includes an oscilloscope and a signal generator with programmable FPGA and processor so the device can be adapted to the requirements of the user. The signal generator is originally limited to two channels, therefore we wanted to upgrade it and increase the number of channels. This master’s thesis describes the process of preparing the device and changing the code at various levels. We successfully implemented an optional number of channels, included arithmetic operations between them, and also added the option of selecting the input signals as operands. We implemented the changes at the levels of hardware description language, API interface and SCPI server (languages C and Python).

Ključne besede:STEMlab, signal generator, FPGA, SystemVerilog

Podobna dela

Podobna dela v RUL:
Podobna dela v drugih slovenskih zbirkah:

Nazaj