izpis_h1_title_alt

Vrednotenje faznega šuma v ulomkovi fazno sklenjeni zanki
ID Blatnik, Aljaž (Avtor), ID Vidmar, Matjaž (Mentor) Več o mentorju... Povezava se odpre v novem oknu

.pdfPDF - Predstavitvena datoteka, prenos (5,73 MB)
MD5: 8D9D09C31F97956FB89291446940A45B
PID: 20.500.12556/rul/b1dee729-735d-4b2d-b24a-7da5ddbce3ba

Izvleček
Delo se ukvarja z vrednotenjem faznega šuma ulomkove fazno sklenjene zanke. Z opisom teoretičnega ozadja delovanja PLL zanke tako v celoštevilskem kot ulomkovem načinu preide v opis posameznih gradnikov skupaj s tehnološkimi omejitvami in primeri izvedbe. Fazni šum je opisan iz primera vrste šuma, tako matematično kot vizualno, v primeru vklenjene zanke. Praktični del predstavlja gradnjo frekvenčnega izvora s pomočjo integriranega čipa MAX2871, dodana so tudi navodila, kako prototip sestavimo v domači delavnici s pomočjo široko dostopnih orodji. Predstavljeni so podporni sistemi za komunikacijo s PLL čipom preko USB povezave, ter metoda za samodejno merjenje faznega šuma s pomočjo programskega jezika Python, ter spektralnega analizatorja. Meritve prikazujejo vpliv različnih načinov delovanja na spreminjanje faznega šuma. Izmerjen je vpliv toka črpalke naboja, stopnja linearnosti, ter različni režimi za izločanje neželenih špičk. Predstavljena je tudi samodejna meritev faznega šuma v celotnem frekvenčnem področju. V zaključnem delu je predstavljena izvedba fazno sklenjene zanke s FPGA, ki je bila sicer uspešna, a s stališča faznega šuma zaradi presluha v notranjosti čipa slaba.

Jezik:Slovenski jezik
Ključne besede:fazni šum, fazno sklenjena zanka, ulomkovni način delovanja, programabilni čip, MAX2871, Python, ARM Cortex-M0
Vrsta gradiva:Magistrsko delo/naloga
Organizacija:FE - Fakulteta za elektrotehniko
Leto izida:2017
PID:20.500.12556/RUL-91113 Povezava se odpre v novem oknu
Datum objave v RUL:20.03.2017
Število ogledov:1853
Število prenosov:659
Metapodatki:XML RDF-CHPDL DC-XML DC-RDF
:
Kopiraj citat
Objavi na:Bookmark and Share

Sekundarni jezik

Jezik:Angleški jezik
Naslov:Evaluating the phase noise of a fractional phase-locked loop
Izvleček:
The work deals with the evaluation of the phase noise in the fractional phase locked loop. The theoretical background of the PLL loop in both integer and fractional mode is presented. Description of each component along with the techical limitations and examples is added. Phase noise is described both mathematically and visually in the case of the locked loop system. The practical part presents the construction of the frequency source by means of the integrated chip MAX2871. Instructions on how to assemble a prototype in the home workshop by using widely available tools are also added. Support systems to communicate with PLL chip via a USB connection, and a method for automatically measuring the phase noise by using the programming language Python and the spectrum analyzer are described at the end of the chapter. Phase noise measurements of MAX2871 were performed at different modes in acton, changes in the charge pump current, degree of linearity and modes for reducing unwanted spurs. Automatic method of complete spectrum measurment is also presented. In the final part, implementation of phase locked loop with FPGA is described, which although has been successful, was from the standpoint of phase noise bad due to crosstalk inside the chip.

Ključne besede:phase noise, phase locked loop, fractional mode, field programmable gate array, MAX2871, Python, ARM Cortex-M0

Podobna dela

Podobna dela v RUL:
Podobna dela v drugih slovenskih zbirkah:

Nazaj