izpis_h1_title_alt

Krmilnik video prikazovalnika z vmesnikom HDMI
ID MATKO, MATJAŽ (Avtor), ID Trost, Andrej (Mentor) Več o mentorju... Povezava se odpre v novem oknu

.pdfPDF - Predstavitvena datoteka, prenos (2,75 MB)
MD5: 6CBE92523CB3814286127571B0AED90E
PID: 20.500.12556/rul/349a428b-7c36-475a-bc4d-bb8727efb0ac

Izvleček
V diplomskem delu smo razvili krmilnik video prikazovalnika z vezjem FPGA. Za razvoj vezja smo uporabili razvojno ploščo Arty z FPGA družine Artix. V prvi fazi smo opisali različne standarde za prikazovanje, nato pa še podrobneje standard HDMI. Standard HDMI temelji na TMDS tehnologiji prenosa podatkov. Podrobneje smo opisali TMDS tehnologijo, kodirni in dekodirni algoritem. Za povezavo med FPGA in zaslonom smo izdelali dodatni modul, ki vsebuje HDMI konektor. V delu smo na kratko opisali razlike med programskima jezikoma VHDL in Verilog. Krmilnik video prikazovalnika smo razvili v razvojnem okolju Xilinx v programskem jeziku VHDL. Digitalno vezje kodirnika smo razdelili na dva segmenta in sicer na TMDS kodirnik in generator signalov RGB. Delovanje vezja smo preizkusili z razvojno ploščo Arty povezano na zaslon preko HDMI vmesnika in HDMI kabla. Za preverjanje delovanja grafike lahko poljubno nastavljamo signale RGB.

Jezik:Slovenski jezik
Ključne besede:HDMI, TMDS, FPGA, video prikazovalnik
Vrsta gradiva:Diplomsko delo/naloga
Organizacija:FE - Fakulteta za elektrotehniko
Leto izida:2016
PID:20.500.12556/RUL-88344 Povezava se odpre v novem oknu
Datum objave v RUL:23.12.2016
Število ogledov:1504
Število prenosov:704
Metapodatki:XML DC-XML DC-RDF
:
Kopiraj citat
Objavi na:Bookmark and Share

Sekundarni jezik

Jezik:Angleški jezik
Naslov:Video display controller with HDMI interface
Izvleček:
For the thesis we developed a video display controller with FPGA circuit. For the development of the circuit we used a development board Arty from Artix FPGA family. In the first phase we described the various standards for displaying, and then in details HDMI standard. HDMI standard is based on the technology TMDS transmission data. In details we described TMDS technology, coding and decoding algorithm. We made an additional module with HDMI connector to link the FPGA and the screen. In the thesis we briefly described the difference between the VHDL programming language and the Verilog. A video display controller was developed in Xilinx development environment in the VHDL programming language. We divided the digital circuit of encoder into two segments, namely TMDS encoder and RGB signal generator. We tested the functioning of the circuit with a development board Arty connected to the screen via HDMI and the HDMI cable. To check the functioning of graphics, we can individually adjust RGB signals.

Ključne besede:HDMI, TMDS, FPGA, video display

Podobna dela

Podobna dela v RUL:
Podobna dela v drugih slovenskih zbirkah:

Nazaj