Vaš brskalnik ne omogoča JavaScript!
JavaScript je nujen za pravilno delovanje teh spletnih strani. Omogočite JavaScript ali pa uporabite sodobnejši brskalnik.
Nacionalni portal odprte znanosti
Odprta znanost
DiKUL
slv
|
eng
Iskanje
Brskanje
Novo v RUL
Kaj je RUL
V številkah
Pomoč
Prijava
Logični analizator za vodilo CAN s spletnim vmesnikom
ID
SAKSIDA, KRISTJAN
(
Avtor
),
ID
Trost, Andrej
(
Mentor
)
Več o mentorju...
PDF - Predstavitvena datoteka,
prenos
(2,65 MB)
MD5: 727D825EC4445550F7827A4B78125C3D
PID:
20.500.12556/rul/1b897ea0-b5cb-4593-9585-e660591bbf79
Galerija slik
Izvleček
Na trgu lahko najdemo več različic logičnih analizatorjev, ki pa večinoma nimajo možnosti direktnega priklopa na omrežje ter ne omogočajo neposrednega internetnega dostopa do vzorčenih podatkov. Potreba po takšnem dostopu do podatkov se pojavi npr. v avtomobilski industriji, kjer se izvajajo vzorčenja na testnih stezah. Magistrsko delo opisuje postavitev koncepta logičnega analizatorja s spletnim vmesnikom, ki je prilagojen za CAN vodilo. Koncept temelji na sistemu na čipu Xilinx Zynq, kjer je vzorčevalni del narejen v programirljivi logiki FPGA. Vzorci se shranjujejo v pomnilnik BRAM, od koder so s TCP-protokolom poslani do uporabnika. To funkcijo opravlja operacijski sistem v realnem času FreeRTOS, ki hkrati poganja spletni strežnik. Spletni vmesnik sloni na Microsoftovem vtičniku Silverlight, ki podpira TCP-protokol. S tako zgrajenim logičnim analizatorjem omogočimo uporabniku prijazno in enostavno upravljanje na daljavo iz samega brskalnika in to brez dodatne programske opreme.
Jezik:
Slovenski jezik
Ključne besede:
CAN-vodilo
,
logični analizator
,
sistem na čipu
,
FPGA
,
Xilinx Zynq
,
FreeRTOS
,
Microsoft Silverlight
,
spletni vmesnik
,
TCP-protokol
Vrsta gradiva:
Magistrsko delo/naloga
Organizacija:
FE - Fakulteta za elektrotehniko
Leto izida:
2015
PID:
20.500.12556/RUL-30841
Datum objave v RUL:
29.06.2015
Število ogledov:
3121
Število prenosov:
1031
Metapodatki:
Citiraj gradivo
Navadno besedilo
BibTeX
EndNote XML
EndNote/Refer
RIS
ABNT
ACM Ref
AMA
APA
Chicago 17th Author-Date
Harvard
IEEE
ISO 690
MLA
Vancouver
:
Kopiraj citat
Objavi na:
Sekundarni jezik
Jezik:
Angleški jezik
Naslov:
Logic Analyzer for CAN Bus with Web Interface
Izvleček:
Several versions of logic analyzers can be found on the market but mostly they do not have the possibility of direct connection to the network and do not provide direct internet access to the sampled data. The need for such access to data appears for example in the automotive industry where samplings are carried out on test tracks. The master's thesis describes a concept of a logical analyzer with a web interface which is adapted to the CAN bus. The concept is based on a system on Xilinx Zynq chip where the sampling part is made in the FPGA programmable logic. Samples are stored in the BRAM memory from where they are sent to the user via TCP protocol. This function is performed in real time by the FreeRTOS operating system which simultaneously drives the web server. Web interface is based on the Microsoft Silverlight plug-in which supports TCP protocol. With such construction of the logic analyzer we provide user friendly and easy remote management from a browser without any additional software.
Ključne besede:
CAN bus
,
logic analyzer
,
system-on-chip
,
FPGA
,
Xilinx Zynq
,
FreeRTOS
,
Microsoft Silverlight
,
web interface
,
TCP protocol
Podobna dela
Podobna dela v RUL:
Podobna dela v drugih slovenskih zbirkah:
Nazaj