Vaš brskalnik ne omogoča JavaScript!
JavaScript je nujen za pravilno delovanje teh spletnih strani. Omogočite JavaScript ali pa uporabite sodobnejši brskalnik.
Nacionalni portal odprte znanosti
Odprta znanost
DiKUL
slv
|
eng
Iskanje
Brskanje
Novo v RUL
Kaj je RUL
V številkah
Pomoč
Prijava
Testiranje naprave za zbiranje blokirnih signalov
ID
BOGATAJ, JANKO
(
Avtor
),
ID
Žemva, Andrej
(
Mentor
)
Več o mentorju...
PDF - Predstavitvena datoteka,
prenos
(3,20 MB)
MD5: 58E040469AD738D45413EBF8732CED28
PID:
20.500.12556/rul/a9cb62ef-9dd0-4f64-bcea-42a16c3ea07a
Galerija slik
Izvleček
Simulator za testiranje naprave, ki zbira blokirne signale, je narejen v dveh izvedbah. Prva izvedba omogoča testiranje naprave na avtomatiziran način, druga pa na ročni način. Zgradba in delovanje teh dveh verzij je zelo podobna. Največjo razliko občuti uporabnik, ki uporablja uporabniški vmesnik oziroma čelno ploščo simulatorja. Napravo, ki jo želimo testirati, je potrebno priključiti na simulator preko vhodno-izhodnih priključkov FPGA kartice simulatorja, serijski port naprave pa na kontroler, kjer poteka programski del simulatorja. Simulator je implementiran v programskem okolju LabVIEW. Kako bo potekalo avtomatsko testiranje, je določeno v simulacijski datoteki, ki jo operater izbere pred pričetkom simulacije. Simulator je sposoben generirati signale štirih vrst: visok logični nivo, nizek logični nivo, viski pulz, nizek pulz. Razdeljen je na dva dela. Programski del in FPGA del.
Jezik:
Slovenski jezik
Ključne besede:
testirana naprava
,
simulator
,
simulacijska datoteka
,
LabVIEW
,
FPGA
,
SET signali
,
CHECK signali
,
Time Out
Vrsta gradiva:
Diplomsko delo/naloga
Organizacija:
FE - Fakulteta za elektrotehniko
Leto izida:
2014
PID:
20.500.12556/RUL-30002
Datum objave v RUL:
06.11.2014
Število ogledov:
1916
Število prenosov:
394
Metapodatki:
Citiraj gradivo
Navadno besedilo
BibTeX
EndNote XML
EndNote/Refer
RIS
ABNT
ACM Ref
AMA
APA
Chicago 17th Author-Date
Harvard
IEEE
ISO 690
MLA
Vancouver
:
Kopiraj citat
Objavi na:
Sekundarni jezik
Jezik:
Angleški jezik
Naslov:
Testing of the interlock collector device
Izvleček:
The purpose of simulator which I made is to generate signals for interlock collector device. Interlock collector device is a device which we want to test. A simulator has two versions. First version enables automated simulations and the second version enables manual simulations. Both versions have similar construction and features. The biggest difference is at the front panel. Tested device is connected on simulator through I/O connector of FPGA card and through serial port. Simulator is implemented with National Instruments software called LabVIEW. We must prepare simulation file before start automated simulation. Simulator can generate four different signals: high pulse, low pulse, high level, low level. Simulator is implemented in two parts. Software and hardware.
Ključne besede:
tested device
,
simulator
,
simulation file
,
LabVIEW
,
FPGA
,
SET signals
,
CHECK signals
,
Time Out
Podobna dela
Podobna dela v RUL:
Podobna dela v drugih slovenskih zbirkah:
Nazaj