<?xml version="1.0" encoding="utf-8"?>
<Gradivo ID="149966" NadgradivoID="0" NRID="19921224" OceID="0" DomainUrl="https://repozitorij.uni-lj.si/" IzpisPolniUrl="https://repozitorij.uni-lj.si/IzpisGradiva.php?lang=slv&amp;id=149966" StOgledov="1804" StPrenosov="138" StOcen="0" VsotaOcen="0" DatumIzvoza="2026-05-03 04:18:46" OcenaSkupna="0" StPodgradiv="0" StudijskiProgramEvsID="1000313" JeIndeksirano="0" JeVecAvtorjev="0" DovoliZahtevkeZaDostop="0">
  <PID Url="http://hdl.handle.net/20.500.12556/RUL-149966">20.500.12556/RUL-149966</PID>
  <Naslov>Primerjava načinov za preprečitev integralskega pobega v PI regulatorju</Naslov>
  <Podnaslov></Podnaslov>
  <TujJezik_Naslov>Comparison among anti-windup techniques for PI-controller</TujJezik_Naslov>
  <TujJezik_Podnaslov></TujJezik_Podnaslov>
  <Opis>Kljub svoji preprostosti in razvoju računalništva ter digitalnega procesiranja, se v industrijskih aplikacijah močnostne elektronike in elektromotorskih sistemov izkaže kot najboljša izbira klasični proporcionalno-integralni (PI) regulator. Realizacija PI-regulatorjev na mikroračunalniških sistemih je zelo enostavna, delovanje pa hitro in robustno. Hitro delovanje je še posebej pomembno pri regulaciji elektromehanskih pretvornikov v realnem času, s časovnimi konstantami reda nekaj deset mikrosekund. Tudi PI-regulator ima omejitve, katerim je potrebno posvetiti posebno pozornost in ena izmed njih je integralski pobeg, ki lahko ključno vpliva na reguliranca in kvaliteto regulacije.
V diplomski nalogi je preučen pojav integralskega pobega, predstavljenih več rešitev za preprečevanje pojava ter podrobneje primerjani dve najpogostejši rešitvi na primeru vodenja  elektromotorja nato še vpliv časa vzorčenja na vodenja z diskretno izvedbo preprečevanja integralskega pobega. Teorija pojava integralskega pobega in njegovih rešitev temelji na obstoječi literaturi, primerjava najpogostejših rešitev (pogojno integriranje in metoda prilagodljivih stanj) je bila narejena na podlagi računalniške simulacije v programskem okolju Matlab/Simulink.
Z regulatorjem, ki smo ga nastavili po nastavitvenih pravilih Ziegler – Nichols, smo vodili sistem, ki je bil vzbujan s skočno funkcijo. Na unipolarno omejenem sistemu sta obe metodi izboljšali vse preizkušene integralske cenilke v primerjavi z zgolj osnovnim regulatorjem med 2,1 % in 11,8 %. Podobni rezultati so vidni tudi pri bipolarno omejenem sistemu, kjer je regulator dalj časa v nasičenja kar se odraža na še večjih razlikah. Pri kaskadno reguliranem unipolarno omejenem sistemu so se vrednosti cenilk prav tako izboljšale, a nekoliko manj izrazito, med 1,1 % in 5,3 % odvisno od cenilke. Pri implementaciji AW na diskretnem sistemu se je izkazalo, da je najboljše razmerje med vzorčnim časom in najmanjšo časovno konstanto, ki jo še želimo upoštevati, vsaj 1:2 ali še bolje 1:10, kjer v primerjavi z zveznim regulatorjem vrednost cenilke povečamo od 2 do 3 %.</Opis>
  <TujJezik_Opis>Despite its simplicity and the development of computing and digital processing, the classical proportional-integral (PI) controller is the best choice in industrial power electronics and electric motor applications. Implementing PI controllers on microcomputer systems is very simple and the operation is fast and robust. Fast operation is particularly important for real-time control of electromechanical converters, with time constants on the order of tens of microseconds. The PI controller also has limitations that need special attention, one of which is the integral windup, which can have a crucial effect on the controller and the quality of the control.
The thesis examines the phenomenon of integral runaway, presents several solutions to prevent the phenomenon, and compares in detail the two most common solutions using the example of electric motor control, and then the effect of sampling time on the control with discrete AW implementation. The theory of the integral runaway phenomenon and its solutions is based on the existing literature. The comparison of the most common solutions (conditional integration and back-calculation) based on a computer simulation in the Matlab/Simulink software environment.
With the controller set according to the Ziegler - Nichols set-up rules, we ran a system excited by a step function. On the unipolar-limited system, both methods improved all the tested integral performance indices compared to the basic controller alone by between 2.1% and 11.8%. Similar results are also seen for the bipolar-limited system, where the controller is kept in saturation for a longer period of time, resulting in even larger differences. In the case of the cascade-regulated unipolar-limited system, the values of the indices also improved, but slightly less significantly, between 1.1% and 5.3% depending on the performance index. When implementing AW on a discrete system, the best ratio between the sample time and the minimum time constant that we still want to take into account turned out to be at least 1:2 or even better, 1:10, where we increase the value of the performance indices by 2 to 3% compared to a continuous controller.</TujJezik_Opis>
  <KljucneBesede>
    <Beseda>integintegralski pobeg</Beseda>
    <Beseda>metoda prilagodljivih stanj</Beseda>
    <Beseda>metoda pogojnega integriranja</Beseda>
    <Beseda>diskretni regulator</Beseda>
  </KljucneBesede>
  <TujJezik_KljucneBesede>
    <Beseda>integral windup</Beseda>
    <Beseda>back-calculation</Beseda>
    <Beseda>conditional integration</Beseda>
    <Beseda>discrete controller</Beseda>
  </TujJezik_KljucneBesede>
  <Potrjeno>true</Potrjeno>
  <JeZaklenjeno>false</JeZaklenjeno>
  <JeRecenzirano>false</JeRecenzirano>
  <Zaloznik></Zaloznik>
  <Izvor></Izvor>
  <Jezik ID="1060" ISO639-3="slv">Slovenski jezik</Jezik>
  <TujJezik ID="1033" ISO639-3="eng">Angleški jezik</TujJezik>
  <Povezave></Povezave>
  <Pokrivanje></Pokrivanje>
  <CasovnoPokritje></CasovnoPokritje>
  <AvtorskePravice></AvtorskePravice>
  <VrstaGradiva ID="mb11" DRIVER="info:eu-repo/semantics/bachelorThesis">Diplomsko delo/naloga</VrstaGradiva>
  <DatumVstavljanja>2023-09-12 11:40:00</DatumVstavljanja>
  <DatumObjave>2023-09-12 11:40:05</DatumObjave>
  <DatumSpremembe>2023-09-20 13:40:39</DatumSpremembe>
  <DatumTrajnegaHranjenja>0000-00-00 00:00:00</DatumTrajnegaHranjenja>
  <LetoIzida>2023</LetoIzida>
  <LetoIzidaDo>0</LetoIzidaDo>
  <KrajIzida></KrajIzida>
  <LetoIzvedbe>0</LetoIzvedbe>
  <KrajIzvedbe></KrajIzvedbe>
  <Opomba></Opomba>
  <StStrani></StStrani>
  <StevilcenjeNivo1></StevilcenjeNivo1>
  <StevilcenjeNivo2></StevilcenjeNivo2>
  <Kronologija></Kronologija>
  <Patent_Stevilka></Patent_Stevilka>
  <Patent_DatumVeljavnosti>0000-00-00</Patent_DatumVeljavnosti>
  <VerzijaDokumenta>NiDoloceno</VerzijaDokumenta>
  <StatusObjaveDrugje>NiDoloceno</StatusObjaveDrugje>
  <VrstaStroskaObjave>NiDoloceno</VrstaStroskaObjave>
  <DatumPoslanoVRecenzijo>0000-00-00</DatumPoslanoVRecenzijo>
  <DatumSprejetjaClanka>0000-00-00</DatumSprejetjaClanka>
  <DatumObjaveClanka>0000-00-00</DatumObjaveClanka>
  <EmbargoDo>1970-01-01</EmbargoDo>
  <VrstaEmbarga ID="1" Naziv="Takojšnja javna objava" OpenAIREDostop="openAccess"></VrstaEmbarga>
  <Osebe>
    <Oseba ID="127495" Ime="Oliver" Priimek="Avsec" AltIme="" VlogaID="70" VlogaNaziv="Avtor" ConorID="" Afiliacija="" ArrsID="0" ORCID=""></Oseba>
    <Oseba ID="60969" Ime="Vanja" Priimek="Ambrožič" AltIme="" VlogaID="991" VlogaNaziv="Mentor" ConorID="" Afiliacija="" ArrsID="0" ORCID=""></Oseba>
    <Oseba ID="64421" Ime="Mitja" Priimek="Nemec" AltIme="" VlogaID="994" VlogaNaziv="Komentor" ConorID="" Afiliacija="" ArrsID="0" ORCID=""></Oseba>
  </Osebe>
  <Identifikatorji>
    <Identifikator ID="16" Sifra="VisID" Naziv="VisID" URL="">61160</Identifikator>
    <Identifikator ID="3" Sifra="CobissID" Naziv="COBISS_ID" URL="https://plus.cobiss.net/cobiss/si/sl/bib/165145091">165145091</Identifikator>
  </Identifikatorji>
  <Datoteke>
    <Datoteka ID="174490" DatotekaNRID="13167239" NamenDatotekeID="2" NamenDatoteke="Predstavitvena datoteka" FormatDatotekeID="2" FormatDatoteke=".pdf" MIME="application/pdf" IkonaFormata="pdf.png" IkonaFormataPolniUrl="https://repozitorij.uni-lj.si/teme/rulDev/img/fileTypes/pdf.png" VelikostDatoteke="2260659" VelikostDatotekeKratko="2,16 MB" DatumVstavljanja="2023-09-12 11:40:06" JeZbrisana="false" JeJavnoVidna="true" JeIndeksirana="true" JeVidno="true" VidnoOd="01.01.1970" Zaporedje="0">
      <Naziv>Avsec_Oliver_-_Primerjava_nacinov_za_preprecitev_integralskega_pobega_v_PI_regulatorju.pdf</Naziv>
      <OrgNaziv>Avsec_Oliver_-_Primerjava_nacinov_za_preprecitev_integralskega_pobega_v_PI_regulatorju.pdf</OrgNaziv>
      <URL></URL>
      <Opis></Opis>
      <OpisTujJezik></OpisTujJezik>
      <UrlObdelave></UrlObdelave>
      <FrekvencaAzuriranjaID>1</FrekvencaAzuriranjaID>
      <Verzija></Verzija>
      <MD5>ACAECB4E0B7206AD911D6CA3E1F448AB</MD5>
      <SHA256>74522bc0bce129d1b156cd62dc24d113cceb294a7df8fe949491e65e050c3c64</SHA256>
      <UUID>5acafbe1-5150-11ee-b4c3-0050569b8976</UUID>
      <PID></PID>
      <PrenosPolniUrl>https://repozitorij.uni-lj.si/Dokument.php?lang=slv&amp;id=174490</PrenosPolniUrl>
      <Vsebine>
        <Vsebina TipVsebine="GoloBesedilo" JezikID="1060" Oznaka="" Dolzina="57717"></Vsebina>
      </Vsebine>
    </Datoteka>
  </Datoteke>
  <Organizacije>
    <Organizacija OrganizacijaID="27" Kratica="FE" ZavodEvsID="0000060" Logo="" LogoPolniUrl="https://repozitorij.uni-lj.si/teme/rulDev/img/logo/">Fakulteta za elektrotehniko</Organizacija>
  </Organizacije>
  <OrganizacijeVira>
  </OrganizacijeVira>
  <MetodeZbiranjaPodatkov>
  </MetodeZbiranjaPodatkov>
  <TipologijaDela ID="0" Koda="0" Naziv="Ni določena" SchemaOrg="CreativeWork"></TipologijaDela>
  <Ostalo>
    <StIrodsDatotek>0</StIrodsDatotek>
    <StDatotekPodTrajnimEmbargom>0</StDatotekPodTrajnimEmbargom>
    <StDatotekZOmejenimDostopom>0</StDatotekZOmejenimDostopom>
  </Ostalo>
</Gradivo>
